期刊文献+
共找到6篇文章
< 1 >
每页显示 20 50 100
低电压低功耗CMOS 5Gb/s串行收发器 被引量:2
1
作者 孙烨辉 江立新 秦世才 《Journal of Semiconductors》 EI CAS CSCD 北大核心 2007年第8期1283-1288,共6页
设计并实现了一种使用0.13μm CMOS 工艺制造的低电压低功耗串行收发器.它的核心电路工作电压为1V,工作频率范围为2.5-5GHz.发送器包括一个20:1的串行器和一个发送驱动器,其中发送驱动器采用了预加重技术来抵消传输信道对信号的衰减,... 设计并实现了一种使用0.13μm CMOS 工艺制造的低电压低功耗串行收发器.它的核心电路工作电压为1V,工作频率范围为2.5-5GHz.发送器包括一个20:1的串行器和一个发送驱动器,其中发送驱动器采用了预加重技术来抵消传输信道对信号的衰减,降低信号的码间串扰.接收器包括一个输入信号预放大器,两个1:20的解串器以及时钟恢复电路.在输入信号预放大器中设计了一个简单新颖的电路,利用前馈均衡来进一步消除信号的码间串扰,提高接收器的灵敏度.测试表明,收发器功耗为127mW/通道.发送器输出信号均方根抖动为4ps.接收器在输入信号眼图闭合0.5UI,信号差分峰-峰值150mV条件下误码率小于10^-12. 展开更多
关键词 低电压 低功耗 收发器 均衡
下载PDF
Analysis and Design of a Phase Interpolator for Clock and Data Recovery 被引量:5
2
作者 孙烨辉 江立新 《Journal of Semiconductors》 EI CAS CSCD 北大核心 2008年第5期930-935,共6页
In this paper,a detailed analysis of a phase interpolator for clock recovery is presented. A mathematical model is setup for the phase interpolator and we perform a precise analysis using this model. The result shows ... In this paper,a detailed analysis of a phase interpolator for clock recovery is presented. A mathematical model is setup for the phase interpolator and we perform a precise analysis using this model. The result shows that the output amplitude and linearity of phase interpolator is primarily related to the difference between the two input phases. A new encoding pattern is given to solve this problem. Analysis in the circuit domain was also undertaken. The simulation results show that the relation between RC time-constant and time difference of input clocks affects the linearity of the phase interpolator. To alleviate this undesired effect, two adjustable-RC buffers are added at the input of the PI. Finally,a 90nm CMOS phase interpolator,which can work in the frequency from 1GHz to 5GHz,is proposed. The power dissipation of the phase interpolator is lmW with a 1.2V power supply. Experiment results show that the phase interpolator has a monotone output phase and good linearity. 展开更多
关键词 phase interpolator clock and data recovery CMOS
下载PDF
采用5000:1动态范围的单相高准确度计量芯片设计的1(100)A电流规格电能表 被引量:6
3
作者 冯勇军 浦志勇 蒋紫松 《电测与仪表》 北大核心 2011年第1期50-54,共5页
采用IDT计量芯片90E24,实现了电流规格为1(100)A的单相高准确度、宽量程智能电能表的设计。产品测试结果表明,电能表在20mA^100A的电流范围内,计量准确度优于±0.2%,温度系数优于±150×10-6/℃。
关键词 宽量程 动态范围 智能电能表
下载PDF
CMOS 5 Gb/s串行接收器
4
作者 孙烨辉 江立新 +1 位作者 许长喜 秦世才 《固体电子学研究与进展》 CAS CSCD 北大核心 2007年第4期514-518,534,共6页
设计了一个使用0.13μm CMOS工艺制造的低电压低功耗串行接收器。它的核心电路工作电压为1V,工作频率范围从2.5 GHz到5 GHz。接收器包括两个1:20的解串器、一个输入信号预放大器以及时钟恢复电路。在输入信号预放大器中设计了一个简单... 设计了一个使用0.13μm CMOS工艺制造的低电压低功耗串行接收器。它的核心电路工作电压为1V,工作频率范围从2.5 GHz到5 GHz。接收器包括两个1:20的解串器、一个输入信号预放大器以及时钟恢复电路。在输入信号预放大器中设计了一个简单新颖的电路,利用前馈均衡来进一步消除信号的码间串扰,提高接收器的灵敏度。测试表明,接收器功耗45 mW。接收器输入信号眼图闭合0.5UI,信号差分峰-峰值150 mV条件下误码率小于10^(-12)。接收器还包含了时钟数据恢复电路,其中的相位插值器通过改进编码方式,使得输出信号的幅度能够保持恒定,并且相位具有良好的线性度。 展开更多
关键词 高速 接收器 均衡 时钟数据恢复
下载PDF
零中频DVB-H调谐器中信道选择滤波器的设计
5
作者 戚建烨 王小力 王守军 《微电子学》 CAS CSCD 北大核心 2008年第2期289-293,共5页
介绍了零中频结构DVB-H调谐器中信道选择滤波器及其自动频率校准电路的设计。该滤波器采用7阶切比雪夫(Chebyshev)I型低通结构,截止频率3/3.5/4 MHz可编程;在偏离截止频率1.25/4 MHz的频点上,分别实现24/56 dB衰减。为了补偿RC常数漂移... 介绍了零中频结构DVB-H调谐器中信道选择滤波器及其自动频率校准电路的设计。该滤波器采用7阶切比雪夫(Chebyshev)I型低通结构,截止频率3/3.5/4 MHz可编程;在偏离截止频率1.25/4 MHz的频点上,分别实现24/56 dB衰减。为了补偿RC常数漂移,设计了一个基于逐渐近似(SAR)算法的自动频率校准电路,在N比特精度下,仅需要N个时钟周期就能完成校准。相比传统技术,明显提高了校准速度。基于TSMC 90 nm数字CMOS工艺,在1.2 V电源电压下进行了仿真实验。结果表明,滤波器的输入等效噪声为48 nV/Hz,三阶交调点(IIP3)达到26 dBm,频率校准精度在2.5%以内,功耗为16 mW。 展开更多
关键词 零中频 数字视频广播 低通滤波器 Tow-Thomas滤波器 自动频率校准
下载PDF
采用单一计量芯片实现非线性负荷的谐波计量与分析
6
作者 徐晴 姚晓峰 浦志勇 《电测与仪表》 北大核心 2011年第11期1-4,共4页
电网中非线性负载的日益增加给电能计量特别是谐波电能的计量和谐波分析提出了新的要求。本文采用单片IDT三相计量芯片90E36,实现了宽量程计量和谐波分析功能,90E36特有的DFT计算引擎消除了传统设计中采用的模数转换器A/D和DSP。试验结... 电网中非线性负载的日益增加给电能计量特别是谐波电能的计量和谐波分析提出了新的要求。本文采用单片IDT三相计量芯片90E36,实现了宽量程计量和谐波分析功能,90E36特有的DFT计算引擎消除了传统设计中采用的模数转换器A/D和DSP。试验结果表明,谐波电压和电流的分析数据符合IEC标准和国家标准的要求。 展开更多
关键词 电能计量 谐波分析 THD DFT
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部