期刊文献+
共找到2篇文章
< 1 >
每页显示 20 50 100
利用Mentor高层次综合技术(Catapult Synthesis)快速实现复杂DSP算法 被引量:7
1
作者 游余新 《中国集成电路》 2007年第5期35-41,共7页
为了满足产品上市时间和功能丰富性的要求,越来越多的先进设计公司开始提高设计的抽象层次进行复杂的DSP硬件设计,从RTL级提高到C/C++,以保持产品的持续领先地位。Mentor Graphics的高层次综合工具(Catapult Synthesis)是第一个综合标准... 为了满足产品上市时间和功能丰富性的要求,越来越多的先进设计公司开始提高设计的抽象层次进行复杂的DSP硬件设计,从RTL级提高到C/C++,以保持产品的持续领先地位。Mentor Graphics的高层次综合工具(Catapult Synthesis)是第一个综合标准的ANSI C++的产品,它可无误地生成针对ASIC/FPGA的高质量RTL代码,且速度比手工编码的快10-20倍。本文以FIR的实现为例,利用Catapult Synthesis快速探索不同的设计架构,快速地找到性能、面积和功耗之间折衷的最佳实现方案,使得真正的IP复用成为可能,并以图表方式给出不同约束下的面积、延迟和吞吐率(36、3、1时钟周期)的性能,同时提供了集成的验证和综合流程,极大地提高了设计效率。 展开更多
关键词 高层次综合 Catapult SYNTHESIS 验证 IP复用 DSP 吞吐率
下载PDF
纳米工艺可制造性设计EDA技术 被引量:1
2
作者 田之勤 《中国集成电路》 2007年第2期30-38,共9页
近几年来,可制造性设计(DFM,design for manufncturability)一直是全球EDA业界最热门的题材。似乎任何产品只要跟DFM沾上边,马上就修成正果,得道升天。综观诸子百家对于DFM的定义则是见仁见智,莫衷一是。就从各家EDA公司的网页... 近几年来,可制造性设计(DFM,design for manufncturability)一直是全球EDA业界最热门的题材。似乎任何产品只要跟DFM沾上边,马上就修成正果,得道升天。综观诸子百家对于DFM的定义则是见仁见智,莫衷一是。就从各家EDA公司的网页上进行了解,DFM可以是优化标准单元库的成品率,或是压缩版图,也有说是优化晶圆映射(WaferMapping),以至于平坦化填充,以及时序收敛。很明显的,就以上所涵盖的领域来说并没有一个交集。也由此可知,DFM事实上是一个非常广阔的领域。因此,在开始谈DFM之前就必须先对本篇所提及的DFM做一个明确的定义。 展开更多
关键词 可制造性设计 EDA技术 纳米工艺 DFM 标准单元库 时序收敛 for 成品率
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部